Receptor de ADS-B en la banda de 1090MHz

Objetivo: 
Desarrollar un receptor de señal de ADS-B en una FPGA que sea capaz de trabajar en un entorno de alta interferencia.
Solución: 
La FPGA recive la envolvente de la señal de ADS-B capturada con una ADC a 50MHz. Los algoritmos desarrollados para procesar esta señal se basan en el uso de sistema de computación en paralelo. En cada nueva muestra se analiza todo el buffer de señal capturado en distintos bloques para poder identificar las características que hacen especial a esta señal de radio. Adicionalmente se usaron algoritmos de recuperación frente a errores y decodificadores de bit basados en información estadística de la señal.
1090 ADS-B Receiver

Para estimular al sistema se usó un generador de onda arbitrario. Las señales fueron proporcionados de entornos reales por nuestre cliente, el cual estaba en otro país.
El sistema era capaz de almacenar aquellas señales que no era capaz de decodificar para su posterior análisis y mejora del algoritmo.

Especificación 
Diseño 
Programación (OS,BSP) 
Integración 
Calificación 
Producción